최근 수정 시각 : 2026-01-04 13:06:04

Altera/FPGA


파일:상위 문서 아이콘.svg   상위 문서: Altera
1. 개요2. 용어 설명3. 개발 환경
3.1. Quartus Prime3.2. Questa Altera FPGA Edition
4. Max 시리즈
4.1. Max V CPLD (180 nm)
4.1.1. 아키텍처4.1.2. 제품 목록
4.2. Max 10 FPGA (55 nm)
4.2.1. 아키텍처4.2.2. 제품 목록
5. 60 nm 포트폴리오
5.1. Cyclone IV
5.1.1. 아키텍처5.1.2. 제품 목록
5.2. Cyclone 10 LP (60 nm)
5.2.1. 제품 목록
6. 28 nm 포트폴리오
6.1. 아키텍처6.2. Cyclone V6.3. Arria V
7. 20 nm 기반 10세대 포트폴리오
7.1. 아키텍처7.2. Cyclone 10 GX7.3. Arria 10
8. 14 nm 기반 Stratix 10
8.1. 아키텍처8.2. Stratix 10 GX8.3. Stratix 10 SX8.4. Stratix 10 TX8.5. Stratix 10 DX8.6. Stratix 10 AX
9. 10 nm SuperFin/Intel 7 기반 Agilex
9.1. 아키텍처9.2. Agilex 3
9.2.1. B-시리즈 (출시 예정)9.2.2. C-시리즈 (Intel 7)
9.3. Agilex 5
9.3.1. D-시리즈 (Intel 7)9.3.2. E-시리즈 (Intel 7)
9.4. Agilex 7
9.4.1. F-시리즈 (Intel 10 nm SuperFin)9.4.2. I-시리즈 (Intel 10 nm SuperFin)9.4.3. M-시리즈 (Intel 7)
9.5. Agilex 9
9.5.1. Direct RF-시리즈 (Intel 10 nm SuperFin)
10. 개발 보드
10.1. 레퍼런스 보드10.2. 교육용/입문용 보드10.3. 상업용/연구용 보드

1. 개요

AlteraFPGA 제품에 대해 다루는 문서이다.

2. 용어 설명

  • LE(Logic Element): FPGA의 (환산) 논리 용량을 나타내는 단위.

    • - 1 LE는 1개의 4-input LUT 또는 그에 상응하는 논리 용량을 의미한다.
  • ALM(Adaptive Logic Module): 28nm 공정 및 이후 디바이스에서 사용하는 가변 LUT 구조
  • LAB(Logic Array Block): LE 또는 ALM을 묶은 클러스터이다.
  • HyperFlex: Stratix 10부터 도입된 아키텍처로, FPGA 연결배선에 다량의 파이프라이닝용 레지스터를 배치한 구조이다.

3. 개발 환경

3.1. Quartus Prime

Quartus Prime은 3가지 에디션으로 제공되는데, 20nm 이하 신형 디바이스를 지원하는 Pro 에디션, Pro 에디션이 지원하지 않는 나머지 디바이스 전체 및 Arria 10을 지원하는 Standard 에디션, 일부 구형 디바이스를 지원하는 Lite 에디션으로 분류된다.
  • Lite(Free) 에디션

    • - Max 라인업 전체
      - Cyclone V 및 이전 세대
      - Cyclone 10 LP
      - Arria II 및 이전 세대
      - Stratix III 및 이전 세대
      - 일부 레거시 제품
  • Standard 에디션

    • - Max 라인업 전체
      - Cyclone V 및 이전 세대
      - Cyclone 10 LP
      - Arria 라인업 전체
      - Stratix V 및 이전 세대
      - 기타 레거시 제품
  • Pro 에디션

    • - Cyclone 10 GX (무료/라이센스 불필요)
      - Arria 10
      - Stratix 10
      - Agilex 3 (무료/no cost 라이센스 제공)
      - Agilex 5 D 시리즈
      - Agilex 5 E 시리즈 (무료/no cost 라이센스 제공)
      - Agilex 7
      - Agilex 9

3.2. Questa Altera FPGA Edition

Quartus Prime Pro 에디션 21.3 버전부터 기본으로 제공되는 시뮬레이션 및 검증 툴이다. 지멘스 EDA의 상용 시뮬레이터인 Questa Sim을 OEM 형태로 제공하는 버전이다. 기존에 제공되던 ModelSim은 스타터 에디션(구형)을 제외하고는 지원이 중단되었다.

4. Max 시리즈

플래시 메모리를 내장한 FPGA/CPLD 라인업이다.
||<table align=center><tablebordercolor=#0071c5> 사양 ||<rowbgcolor=#0071c5><rowcolor=white> Max V || Max 10 ||
<colbgcolor=#003f6b><colcolor=white> LE 40-2,210 2K-50K
내장 메모리 - -
내장 플래시 - -

4.1. Max V CPLD (180 nm)

4.1.1. 아키텍처

  • 디바이스

    • - 디바이스는 LAB(논리 블럭), UFM(사용자 플래시), CFM(설정용 플래시), I/O 블럭으로 구성됨
  • LAB

    • - LAB은 10개의 LE로 구성됨
      - 각각의 LE는 1개의 4-input LUT 및 1-bit carry, 1-bit 레지스터로 구성됨
      - LE는 "일반 모드" 또는 "연산 모드"(덧셈/뺄셈)로 구성 가능
      - 미사용 LE는 RAM(FIFO/SRAM/Shift register)으로 구성 가능
      - 각 LE는 최대 30개의 LE를 구동 가능
  • UFM

    • - 4096비트 크기의 지우기 섹터 2개로 구성되어 있음

4.1.2. 제품 목록

||<|2><table align=center><tablebordercolor=#0071c5><rowbgcolor=#0071c5><rowcolor=white> 모델명 ||<-2> LAB ||<|2> 플래시 메모리
(bits) ||<|2> 클럭 ||<|2> 발진기 ||<-3> Speed Grade ||
<rowcolor=white> LE 레지스터 상용(C) 확장(I) 차량용(A)
<colbgcolor=#003f6b><colcolor=white>5M40Z 40 40 8,192 4 1
5M80Z 80 80 8,192 4 1 -4, -5 -5
5M160Z 160 160 8,192 4 1 -4, -5 -5
5M240Z 240 240 8,192 4 1 -4, -5 -5 -5
5M570Z 570 570 8,192 4 1 -4, -5 -5 -5
5M1270Z 1,270 1,270 8,192 4 1 -4, -5 -5 -5
5M2210Z 2,210 2,210 8,192 4 1 -4, -5 -5

||<|2><table align=center><tablebordercolor=#0071c5><rowbgcolor=#0071c5><rowcolor=white> 모델명 ||<|2> 최대 I/O 수 ||<-4> I/O 사양 ||
<rowcolor=white> BGA 패키지 I/O 핀 수 QFP 패키지 I/O 핀 수
<colbgcolor=#003f6b><colcolor=white>5M40Z 54 M64 30 E64 54
5M80Z 79 M64 30 E64 54
M68 52 T100 79
5M160Z 79 M68 52 E64 54
M100 79 T100 79
5M240Z 114 M68 52 T100 79
M100 79 T144 114
5M570Z 159 M100 74 T100 74
F256 159 T144 114
5M1270Z 271 F256 211 T144 114
F324 271
5M2210Z 271 F256 203
F324 271

4.2. Max 10 FPGA (55 nm)

4.2.1. 아키텍처

  • 디바이스

    • - M9K 메모리 블럭이 추가됨
      - 18x18 곱셈 유닛이 추가됨
      - ADC 및 PLL이 추가됨
  • LAB

    • - LAB당 LE의 수가 10개 → 16개로 증가
      - 각각의 LE는 1개의 4-input LUT 및 1-bit carry, 1-bit 레지스터로 구성됨
      - LE는 "일반 모드" 또는 "연산 모드"(덧셈/뺄셈)로 구성 가능
      - 각 LE는 최대 48개의 LE를 구동 가능
  • M9K 메모리

    • - 8 Kbit 데이터를 저장 가능함 (패리티 포함시 9 Kbit)
  • 곱셈 유닛

    • - 18x18 곱셈기 1개 또는 9x9 곱셈기 2개로 사용 가능
  • UFM(사용자 플래시 메모리)

    • - 지우기 단위가 4 Kb → 16-64 Kb로 증가
      - 설정 메모리(CFM)가 2개인 10M04 이상 모델은 CFM1, CFM2를 사용자 메모리로 사용 가능

4.2.2. 제품 목록

세부 구매 옵션은 Altera 홈페이지를 참조
||<|2><table align=center><tablebordercolor=#0071c5><rowbgcolor=#0071c5><rowcolor=white> 모델명 ||<-2> LAB ||<|2> M9K 메모리
(Kb) ||<|2> 플래시 메모리
(Kb) ||<|2> 18×18
곱셈기 ||<|2> PLL ||<-2> 세부 옵션 ||
<rowcolor=white> LE 레지스터 기능 속도
<colbgcolor=#003f6b><colcolor=white>10M02 2,304 2,304 108 96 16 2 DC, SC I7, C8, A7
10M04 4,032 4,032 189 1,248 20 2 DA, DC, SA, SC I7, C7, C8, A7
10M08 8,064 8,064 378 1,376 24 2 DA, DC, SA, SC, SL I7, C7, C8, A7
10M16 15,840 15,840 549 2,368 45 4 DA, DC, SA, SC, SL I6, I7, C7, C8, A7
10M25 24,960 24,960 675 3,200 55 4 DA, DC, SC I6, I7, C7, C8, A7
10M40 40,368 40,368 1,260 5,888 125 4 DA, DC, SA, SC I6, I7, C7, C8, A7
10M50 49,760 49,760 1,638 5,888 144 4 DA, DC, SA, SC I6, I7, C7, C8, A7

5. 60 nm 포트폴리오

5.1. Cyclone IV

5.1.1. 아키텍처

  • 디바이스

    • - 디바이스는 LAB(논리 블럭), M9K(내장 메모리), 18×18 곱셈기, I/O 블럭으로 구성됨
      - GX 디바이스는 고속 트랜시버 및 PCIe를 지원함
  • LAB

    • - LAB은 16개의 LE로 구성됨
      - 각각의 LE는 1개의 4-input LUT 및 1-bit carry, 1-bit 레지스터로 구성됨
      - LE는 "일반 모드" 또는 "연산 모드"(덧셈/뺄셈)로 구성 가능
      - 각 LE는 최대 48개의 LE를 구동 가능
  • M9K 메모리

    • - 8 Kbit 데이터를 저장 가능함 (패리티 포함시 9 Kbit)
  • 곱셈 유닛

    • - 18x18 곱셈기 1개 또는 9x9 곱셈기 2개로 사용 가능

5.1.2. 제품 목록

||<|2><table align=center><tablebordercolor=#0071c5><rowbgcolor=#0071c5><rowcolor=white> 모델명 ||<-2> LAB ||<|2> M9K 메모리
(Kb) ||<|2> 18×18
곱셈기 ||<|2> PLL ||<-2> 세부 옵션 ||
<rowcolor=white> LE 레지스터 기능 속도
Cyclone IV E FPGA 제품군
<colbgcolor=#003f6b><colcolor=white>EP4CE6 6,272 6,272 270 15 2 - C6, C7, C8, C8L, C9L, I7, I8L, A7
EP4CE10 10,320 10,320 414 23 2 - C6, C7, C8, C8L, C9L, I7, I8L, A7
EP4CE15 15,408 15,408 504 56 4 - C6, C7, C8, C8L, C9L, I7, I8L, A7
EP4CE22 22,320 22,320 594 66 4 - C6, C7, C8, C8L, C9L, I7, I8L, A7
EP4CE30 28,848 28,848 594 66 4 - C6, C7, C8, C8L, C9L, I7, I8L, A7
EP4CE40 39,600 39,600 1,134 116 4 - C6, C7, C8, C8L, C9L, I7, I8L, A7
EP4CE55 55,856 55,856 2,340 154 4 - C6, C7, C8, C8L, C9L, I7, I8L
EP4CE75 75,408 75,408 2,745 200 4 - C6, C7, C8, C8L, C9L, I7, I8L
EP4CE115 114,480 114,480 3,888 266 4 - C7, C8, C8L, C9L, I7, I8L
Cyclone IV GX FPGA 제품군
EP4CGX15 14,400 14,400 540 0 1+2 B C6, C7, C8, I7
EP4CGX22 21,280 21,280 756 40 2+2 B, C C6, C7, C8, I7
EP4CGX30 29,440 29,440 1,080 80 4+2 B, C C6, C7, C8, I7
EP4CGX50 49,888 49,888 2,502 140 4+4 C, D C6, C7, C8, I7
EP4CGX75 73,920 73,920 4,158 198 4+4 C, D C6, C7, C8, I7
EP4CGX110 109,424 109,424 5,490 280 4+4 C, D C7, C8, I7
EP4CGX150 149,760 149,760 6,480 360 4+4 C, D C7, C8, I7

5.2. Cyclone 10 LP (60 nm)

Cyclone IV의 저전력 버전이다.

5.2.1. 제품 목록

||<|2><table align=center><tablebordercolor=#0071c5><rowbgcolor=#0071c5><rowcolor=white> 모델명 ||<-2> LAB ||<|2> M9K 메모리
(Kb) ||<|2> 18×18
곱셈기 ||<|2> PLL ||<-2> 세부 옵션 ||
<rowcolor=white> LE 레지스터 전압 속도
<colbgcolor=#003f6b><colcolor=white>10CL006 6,272 6,272 270 15 2 Y, Z C6, C8, I7, I8, A7
10CL010 10,320 10,320 414 23 2 Y, Z C6, C8, I7, I8, A7
10CL016 15,408 15,408 504 56 4 Y, Z C6, C8, I7, I8, A7
10CL025 24,624 24,624 594 66 4 Y, Z C6, C8, I7, I8, A7
10CL040 39,600 39,600 1,134 126 4 Y, Z C6, C8, I7, I8, A7
10CL055 55,856 55,856 2,340 156 4 Y, Z C6, C8, I7, I8, A7
10CL080 81,264 81,264 2,745 244 4 Y, Z C6, C8, I7, I8, A7
10CL120 119,088 119,088 3,888 288 4 Y, Z C8, I7, I8

6. 28 nm 포트폴리오

6.1. 아키텍처

  • LAB
  • M10K 메모리
  • DSP 블록

6.2. Cyclone V

ALM 구조가 도입되었다.
||<|2><table align=center><tablebordercolor=#0071c5><rowbgcolor=#0071c5><rowcolor=white> 모델명 ||<|2> LE ||<-3> LAB ||<|2> M10K 메모리
(Kb) ||<|2> DSP ||<|2> PLL ||<-2> 세부 옵션 || HPS ||
<rowcolor=white> ALM 레지스터 MLAB 메모리
(Kb)
기능 속도 코어 수
Cyclone V E FPGA 제품군
<colbgcolor=#003f6b><colcolor=white>5CEA2 25.0 K 9,430 37,720 196 1,760 25 4 - - -
5CEA4 49.0 K 18,480 73,920 303 3,080 66 4 - - -
5CEA5 77.0 K 29,080 116,320 424 4,460 150 6 - - -
5CEA7 149.5 K 56,480 225,920 836 6,860 156 7 - - -
5CEA9 301.0 K 113,560 454,240 1,717 12,200 342 8 - - -
Cyclone V GX FPGA 제품군
5CGXC3 36.0 K 13,460 53,840 182 1,350 57 4 - - -
5CGXC4 50.0 K 18,868 75,472 424 2,500 70 6 - - -
5CGXC5 77.0 K 29,080 116,320 424 4,460 150 6 - - -
5CGXC7 149.5 K 56,480 225,920 836 6,860 156 7 - - -
5CGXC9 301.0 K 113,560 454,240 1,717 12,200 342 8 - - -
Cyclone V GT FPGA 제품군
5CGTD5 77.0 K 29,080 116,320 424 4,460 150 6 - - -
5CGTD7 149.5 K 56,480 225,920 836 6,860 156 7 - - -
5CGTD9 301.0 K 113,560 454,240 1,717 12,200 342 8 - - -
Cyclone V SE SoC 제품군
5CSEA2 25.0 K 9,430 37,720 138 1,400 36 5 - - 1/2
5CSEA4 42.0 K 15,880 63,520 231 2,700 84 5 - - 1/2
5CSEA5 85.0 K 32,070 128,280 480 3,970 87 6 - - 1/2
5CSEA6 110.0 K 41,910 167,640 621 5,570 112 6 - - 1/2
Cyclone V SX SoC 제품군
5CSXC2 25.0 K 9,430 37,720 138 1,400 36 5 - - 2
5CSXC4 42.0 K 15,880 63,520 231 2,700 84 5 - - 2
5CSXC5 85.0 K 32,070 128,280 480 3,970 87 6 - - 2
5CSXC6 110.0 K 41,910 167,640 621 5,570 112 6 - - 2
Cyclone V ST SoC 제품군
5CSTD5 85.0 K 32,070 128,280 480 3,970 87 6 - - 2
5CSTD6 110.0 K 41,910 167,640 621 5,570 112 6 - - 2


SE, SX, ST 모델의 경우 내장 프로세서(HPS)가 포함되어 있다. (Speed Grade 뒤에 알파벳 'S'가 붙는 경우 싱글코어, 그렇지 않은 경우 듀얼 코어)
  • ARM Cortex A9 MP1-2 @ ~925 MHz
    • 32 KB L1 명령어 캐시
    • 32 KB L1 데이터 캐시
  • 512 KB 공유 L2 캐시
||<|2><table align=center><tablebordercolor=#0071c5><rowbgcolor=#0071c5><rowcolor=white> 모듈 ||<-4> 동작 주파수 ||
<rowcolor=white> -C6 -C7,-I7 -A7 -C8
<colbgcolor=#003f6b><colcolor=white>Cortex-A55 코어 925 MHz 800 MHz 700 MHz 600 MHz
인터커넥트 400 MHz 400 MHz 350 MHz 300 MHz
H2F user0 100 MHz 100 MHz 100 MHz 100 MHz
H2F user1 100 MHz 100 MHz 100 MHz 100 MHz
H2F user2 200 MHz 200 MHz 160 MHz 160 MHz

6.3. Arria V

||<|2><table align=center><tablebordercolor=#0071c5><rowbgcolor=#0071c5><rowcolor=white> 모델명 ||<|2> LE ||<-3> LAB ||<|2> M10K 메모리
(Kb) ||<|2> DSP ||<|2> PLL ||<-2> 프로세서
(Arm Cortex-A9) ||
<rowcolor=white> ALM 레지스터 MLAB 메모리
(Kb)
코어 수 주파수(GHz)
Arria V GX FPGA 제품군
<colbgcolor=#003f6b><colcolor=white>5AGXA1 75 K 28,302 113,208 463 8,000 240 10 - -
5AGXB7 504 K 190,240 760,960 2,906 24,140 1,156 16 - -


SX, ST 모델의 경우 내장 프로세서(HPS)가 포함되어 있다. (Speed Grade 뒤에 알파벳 'S'가 붙는 경우 싱글코어, 그렇지 않은 경우 듀얼 코어)
  • ARM Cortex A9 MP1-2 @ ~925 MHz
    • 32 KB L1 명령어 캐시
    • 32 KB L1 데이터 캐시
  • 512 KB 공유 L2 캐시

7. 20 nm 기반 10세대 포트폴리오

7.1. 아키텍처

M10K → M20K로 변경되었다.

7.2. Cyclone 10 GX

7.3. Arria 10

8. 14 nm 기반 Stratix 10

MX, NX 라인업은 단종되었다.

8.1. 아키텍처

HyperFlex 레지스터가 도입되었다.

8.2. Stratix 10 GX

8.3. Stratix 10 SX

8.4. Stratix 10 TX

8.5. Stratix 10 DX

8.6. Stratix 10 AX

===# Stratix 10 MX #===
===# Stratix 10 NX #===

9. 10 nm SuperFin/Intel 7 기반 Agilex

FPGA의 파트명은 다음과 같은 요소로 구성되어 있다.
  • Agilex 3 시리즈

    • - A3 C W 100 B B23C I 6 S
      - [제품군] [시리즈] [옵션] [LE 수] [분류] [패키지] [동작 온도] [속도] [전력소모]
||<table align=center><tablebordercolor=#0071c5><-2> 사양 ||<rowbgcolor=#0071c5><rowcolor=white> Agilex 3 || Agilex 5 || Agilex 7 || Agilex 9 ||
<colbgcolor=#003f6b><colcolor=white> LE 25K-135K 50K-1,616K 573K-4,047K 1,437K-2,753K
LAB <colbgcolor=#003f6b><colcolor=white>ALM 8.5K-45.8K 17K-548K 194K-1,372K 487K-933K
FF 34K-183K 68K-2,192K 777K-5,488K 1,948K-3,732K
MLAB 0.27Mb-1.4Mb 0.52Mb-16.7Mb 6-42Mb 15-28Mb
메모리 M20K 1.27-6.9Mb 2.5-156Mb 56-389Mb 139-259Mb
eSRAM - - 0-54Mb 0-36Mb
DSP 블록 수 34-184 65-4,968 1,640-12,792 4,510-8,528
성능(INT8) ~3.6 TOPS ~152.6 TOPS

9.1. 아키텍처

타이밍이 크게 개선된 2세대 HyperFlex가 도입되었다.

9.2. Agilex 3

9.2.1. B-시리즈 (출시 예정)

9.2.2. C-시리즈 (Intel 7)

세부 구매 옵션은 Altera 홈페이지를 참조
||<|2><table align=center><tablebordercolor=#0071c5><rowbgcolor=#0071c5><rowcolor=white> 모델명 ||<|2> LE ||<-3> LAB ||<|2> M20K 메모리
(Mb) ||<|2> DSP ||<|2> PLL ||<-2> 세부 옵션 ||
<rowcolor=white> ALM 레지스터 MLAB 메모리
(Mb)
기능 속도
<colbgcolor=#003f6b><colcolor=white>A3C 025 25,075 8,500 34,000 0.27 1.27 34 7+0 Y, Z 6S, 7S
A3C 050 47,200 16,000 64,000 0.49 2.40 65 7+0 Y, Z 6S, 7S
A3C 065 65,490 22,200 88,800 0.64 3.30 88 7+0 Y, Z 6S, 7S
A3C 100 100,300 34,000 136,000 1.22 5.12 138 11+1 W, Y, Z 6S, 7S
A3C 135 135,110 45,800 183,200 1.40 6.89 184 11+1 W, Y, Z 6S, 7S


U, W 옵션 모델의 경우 내장 프로세서(HPS)가 포함되어 있다.
  • ARM Cortex A55 MP2 @ ~800 MHz
    • 32 KB L1 명령어 캐시
    • 32 KB L1 데이터 캐시
    • 128 KB L2 캐시
  • 1 MB 공유 L3 캐시
||<|2><table align=center><tablebordercolor=#0071c5><rowbgcolor=#0071c5><rowcolor=white> 모듈 ||<-2> 동작 주파수 ||
<rowcolor=white> -6 -7
<colbgcolor=#003f6b><colcolor=white>Cortex-A55 코어 800 MHz 800 MHz
DSU 533 MHz 533 MHz
L3 캐시 400 MHz 400 MHz

9.3. Agilex 5

9.3.1. D-시리즈 (Intel 7)

세부 구매 옵션은 Altera 홈페이지를 참조. 초기에는 하위 모델인 A5D 010-031이 있었으나, 현재는 라인업에서 제외되고 상위 모델인 A5D 110-160이 추가되었다.
||<|2><table align=center><tablebordercolor=#0071c5><rowbgcolor=#0071c5><rowcolor=white> 모델명 ||<|2> LE ||<-3> LAB ||<|2> M20K 메모리
(Mb) ||<|2> DSP ||<|2> PLL ||
<rowcolor=white> ALM 레지스터 MLAB 메모리
(Mb)
<colbgcolor=#003f6b><colcolor=white>A5D 010 103,250 35,000 140,000 1.09 10.43 276 8+11


D 옵션 모델의 경우 내장 프로세서(HPS)가 포함되어 있다.
  • ARM Cortex A76 MP2 @ ~1.8 GHz
    • 64 KB L1 명령어 캐시
    • 64 KB L1 데이터 캐시
    • 256 KB L2 캐시
  • ARM Cortex A55 MP2 @ ~1.5 GHz
    • 32 KB L1 명령어 캐시
    • 32 KB L1 데이터 캐시
    • 128 KB L2 캐시
  • 2 MB 공유 L3 캐시

9.3.2. E-시리즈 (Intel 7)

세부 구매 옵션은 Altera 홈페이지를 참조
||<|2><table align=center><tablebordercolor=#0071c5><rowbgcolor=#0071c5><rowcolor=white> 모델명 ||<|2> LE ||<-3> LAB ||<|2> M20K 메모리
(Mb) ||<|2> DSP ||<|2> PLL ||<-2> 세부 옵션 ||
<rowcolor=white> ALM 레지스터 MLAB 메모리
(Mb)
기능 속도
Group B (17 Gbps 트랜시버 탑재) 제품군
<colbgcolor=#003f6b><colcolor=white>A5E 013B 138,060 46,800 187,200 1.43 6.99 188 4+8 C, D 4S, 5S, 6S, 6X
Group A (28 Gbps 트랜시버 탑재) 제품군
A5E 013A 138,060 46,800 187,200 1.43 6.99 188 4+8 C, D 1V, 2V, 3V, 2E
A5E 065A 656,080 222,400 889,600 6.79 31.46 846 8+13 C, D 1V, 2V, 3V, 2E


B, D, E 옵션 모델의 경우 내장 프로세서(HPS)가 포함되어 있다.
  • ARM Cortex A76 MP2 @ ~1.8 GHz
    • 64 KB L1 명령어 캐시
    • 64 KB L1 데이터 캐시
    • 256 KB L2 캐시
  • ARM Cortex A55 MP2 @ ~1.5 GHz
    • 32 KB L1 명령어 캐시
    • 32 KB L1 데이터 캐시
    • 128 KB L2 캐시
  • 2 MB 공유 L3 캐시

9.4. Agilex 7

9.4.1. F-시리즈 (Intel 10 nm SuperFin)

9.4.2. I-시리즈 (Intel 10 nm SuperFin)

9.4.3. M-시리즈 (Intel 7)

9.5. Agilex 9

9.5.1. Direct RF-시리즈 (Intel 10 nm SuperFin)

10. 개발 보드

10.1. 레퍼런스 보드

10.2. 교육용/입문용 보드

10.3. 상업용/연구용 보드

분류